90%以上的PCB人不知道这些布线绝招(中)



    2、为增加系统的抗电磁干扰能力采取如下措施:

    (1)选用频率低的微控制器:
    选用外时钟频率低的微控制器可以有效降低噪声和提高系统的抗干扰能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生的较有影响的高频噪声大约是时钟频率的3倍。

    (2)减小信号传输中的畸变
    微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10PF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当Tpd》Tr时,就成了一个传输线问题,必须考虑信号反射,阻抗匹配等问题。

    信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微控制器构成的系统中常用逻辑电话元件的Tr(标准延迟时间)为3到18ns之间。

    在印制线路板上,信号通过一个7W的电阻和一段25cm长的引线,线上延迟时间大致在4~20ns之间。也就是说,信号在印刷线路上的引线越短越好,较长不宜**过25cm。而且过孔数目也应尽量少,较好不多于2个。

    当信号的上升时间快于信号延迟时间,就要按照快电子学处理。此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现Td》Trd的情况,印刷线路板越大系统的速度就越不能太快。

    用以下结论归纳印刷线路板设计的一个规则:
    信号在印刷板上传输,其延迟时间不应大于所用器件的标称延迟时间。

    (3)减小信号线间的交互干扰:
    A点一个上升时间为Tr的阶跃信号通过引线AB传向B端。信号在AB线上的延迟时间是Td。在D点,由于A点信号的向前传输,到达B点后的信号反射和AB线的延迟,Td时间以后会感应出一个宽度为Tr的页脉冲信号。在C点,由于AB上信号的传输与反射,会感应出一个宽度为信号在AB线上的延迟时间的两倍,即2Td的正脉冲信号。这就是信号间的交互干扰。干扰信号的强度与C点信号的di/at有关,与线间距离有关。当两信号线不是很长时,AB上看到的实际是两个脉冲的迭加。

    CMOS工艺制造的微控制由输入阻抗高,噪声高,噪声容限也很高,数字电路是迭加100~200mv噪声并不影响其工作。若图中AB线是一模拟信号,这种干扰就变为不能容忍。如印刷线路板为四层板,其中有一层是大面积的地,或双面板,信号线的反面是大面积的地时,这种信号间的交*干扰就会变小。原因是,大面积的地减小了信号线的特性阻抗,信号在D端的反射大为减小。特性阻抗与信号线到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比。若AB线为一模拟信号,要避免数字电路信号线CD对AB的干扰,AB线下方要有大面积的地,AB线到CD线的距离要大于AB线与地距离的2~3倍。可用局部屏蔽地,在有引结的一面引线左右两侧布以地线。

    (4)减小来自电源的噪声
    电源在向系统提供能源的同时,也将其噪声加到所供电的电源上。电路中微控制器的复位线,中断线,以及其它一些控制线较容易受外界噪声的干扰。电网上的强干扰通过电源进入电路,即使电池供电的系统,电池本身也有高频噪声。模拟电路中的模拟信号更经受不住来自电源的干扰。


    注:文章来源网络,如有侵权请联系删除!



    深圳市造物工场科技有限公司专注于等

  • 词条

    词条说明

  • BOM配单哪家服务好又快速报价?

    电子元器件配单就是客户给到一张完整的BOM表,BOM表中含有多品类的电子元器件,然后帮客户配齐清单里的所需的料号称之为电子元器件配单。下面小编会为您介绍一下关于BOM智能配单的公司,为您解决一些不必要的麻烦。众所周知,BOM表型号众多,类目繁杂,参数不齐全,包括集成电路、电阻、电容、结构件等。在电子行业中,让众多采购员烦恼的是什么?价格?品质?还是货期?对他们来说,采购元器件不是件难事,过程却很麻

  • 造物工场从PCB制造到一站式全条链平台,成功实现数字化转型

    造物工场成立于2016年。公司专业从事高精密度印制电路板、PCB的设计、研发、生产和销售,产品广泛应用于电子、智能硬件、通讯、医疗、汽车、电力、工控、物联网、新能源、农牧等领域。公司打造基于C2M互联网模式,一站式硬件研发服务平台商城深受客户青睐与支持。造物工场聚焦电子电路互联技术,专注电子产品研发和硬件创新领域,致力于打造*电子设计与制造服务平台,是一家从创意到产品、设计到制造的一站式硬件产

  • PCB叠层设计需遵循的8大原则

    在设计PCB(印制电路板)时,需要考虑的一个较基本的问题就是实现电路要求的功能需要多少个布线层、接地平面和电源平面。而印制电路板的布线层、接地平面和电源平面的层数的确定与电路功能、信号完整性、EMI、EMC、制造成本等要求有关。对于大多数的设计,PCB的性能要求、目标成本、制造技术和系统的复杂程度等因素存在许多相互冲突的要求,PCB的叠层设计通常是在考虑各方面的因素后折中决定的。高速数字电路和射频

  • 100个PCB人,99个会在这些地方出错(上)

    一、原理图常见错误(1)ERC报告管脚没有接入信号:     a. 创建封装时给管脚定义了I/O属性;     b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;     c. 创建元件时pin方向反向,必须非pin name端连线。  &

联系方式 联系我时,请告知来自八方资源网!

公司名: 深圳市造物工场科技有限公司

联系人: 李小姐

电 话:

手 机: 13556845723

微 信: 13556845723

地 址:

邮 编:

网 址: kbidm1.b2b168.com

相关推荐

    八方资源网提醒您:
    1、本信息由八方资源网用户发布,八方资源网不介入任何交易过程,请自行甄别其真实性及合法性;
    2、跟进信息之前,请仔细核验对方资质,所有预付定金或付款至个人账户的行为,均存在诈骗风险,请提高警惕!
    关于八方 | 八方币 | 招商合作 | 网站地图 | 免费注册 | 一元广告 | 友情链接 | 联系我们 | 八方业务| 汇款方式 | 商务洽谈室 | 投诉举报
    粤ICP备10089450号-8 - 经营许可证编号:粤B2-20130562 软件企业认定:深R-2013-2017 软件产品登记:深DGY-2013-3594
    著作权登记:2013SR134025
    Copyright © 2004 - 2024 b2b168.com All Rights Reserved